広島工業大学

研究者情報データベース

日本語 English

TOP
所属別検索
キーワード検索
研究分野別検索
条件指定検索

広島工業大学
ホームページ

村上 修二 (ムラカミ シュウジ,MURAKAMI Shuji)

基本情報 研究分野 研究業績

 

学術論文
No.論文タイトル(題目) URL, 誌名(出版物名), 巻( 号), 開始ページ- 終了ページ, 出版年月(日), DOI 
1
ADALM1000を用いたデジタル電子回路の教育効果 , 応用物理教育, ,  1- 6, 2020年06月,  
2
The Implementation of a 2/4/8 Antennas Configurable Diversity OFDM Receiver for Mobile HDTV Application , International Journal of Digital Multimedia Broadcasting, Vol 2009, ID 303627,  1- 9, 2009年10月,  
3
繰返し型ノイズ低減フィルターを用いた高精度チャネル推定・高速移動体向けOFDM受信LSI , 映像情報メディア学会技術報告, CE2005-5Vol.29( No.21), 17- 19, 2005年03月,  
4
DSPベース ソフトウェアデファインドラジオ(SDR)システム向け処理アルゴリズムの検討 , 電子情報通信学会技術研究報告, VLD2004-132ICD2004-228,  47- 52, 2005年03月,  
5
地上デジタルOFDM受信フロントエンド部のソフトウェアラジオ方式による実装に関する検討 , 電子情報通信学会技術研究報告, VLD2003-154ICD2003-247,  25- 30, 2004年03月,  
6
地上波デジタルOFDM受信用時間領域ダイバーシティ回路のシミュレーション評価 , 電子情報通信学会技術研究報告, ICD2003-48,  55- 60, 2003年07月,  
7
3バンクRAMを用いた高速フーリエ変換回路の実装 , 電子情報通信学会技術研究報告, ICD2002-167,  19- 23, 2002年12月,  
8
伝送路歪みを考慮した軟判定ビタビ復号器の設計 , 電子情報通信学会技術研究報告, ICD2002-103,  53- 58, 2002年09月,  
9
A Dynamically Configurable Multi-Format PSK Demodulator for Digital HDTV Using Broadcasting-Satellite , Institute of Electronics, Information and Communication Engineers, Transactions on Electronics, Vol. E84-C( No. 2), 166- 174, 2001年02月,  
10
BSデジタル衛星放送用復調LSIのアルゴリズム検討 , 電子情報通信学会技術研究報告, CAS2000-11VLD2000-20DSP2000-32,  83- 90, 2000年06月,  
11
BSディジタル衛星放送用TC8/Q/BPSK復調LSIの開発 , 電子情報通信学会技術研究報告, ICD2000-26,  31- 38, 2000年05月,  
12
QAMチャネルデコーダLSIの復調アルゴリズム検討 , 電気学会電子デバイス研究会資料, EDD-98-115,  49- 56, 1998年10月,  
13
64/256値QAMチャネルデコーダLSIの開発 , 電子情報通信学会技術研究報告, ICD98-123,  83- 90, 1998年08月,  
14
A Multilevel QAM Demodulator VLSI with Wideband Carrier Recovery and Dual Equalizing Mode , IEEE, Journal of Solid-State Circuits, Vol. 32( No. 7), 1101- 1107, 1997年07月,  
15
多値QAMディジタル復調LSIの開発 , 電子情報通信学会技術研究報告, DSP96-86ICD96-141,  9- 16, 1996年10月,  
16
MOS SRAMにおける高速化、低消費電力化、及び低電圧化に関する研究 , 学位論文大阪大学工学部, ,  1- 113, 1996年01月,  
17
A Single-Bit-Line Cross-Point Cell Activation (SCPA) Architecture for Ultra-Low-Power SRAM's , IEEE, Journal of Solid-State Circuits, Vol. 28( No. 11), 1114- 1118, 1993年11月,  
18
超低消費電力SRAM用シングルビット線クロスポイントデコード方式 , 電子情報通信学会技術研究報告, SDM93-18ICD93-20,  55- 61, 1993年05月,  
19
A Study of Delay Time on Bit Lines in Megabit SRAM's , Institute of Electronics, Information and Communication Engineers, Transactions on Electronics, Vol. E 75-C( No. 11), 1383- 1386, 1992年11月,  
20
A 21-mW 4-Mb CMOS SRAM for Battery Operation , IEEE, Journal of Solid-State Circuits, Vol. 26( No. 11), 1563- 1570, 1991年11月,  
21
A New Soft-Error Phenomenon in ULSI SRAM's - Inverted Dependence of Soft-Error Rate on Cycle Time - , Institute of Electronics, Information and Communication Engineers, Transactions, Vol. E 74( No. 4), 853- 858, 1991年04月,  
22
An 8-ns 4-Mb Serial Access Memory , IEEE, Journal of Solid-State Circuits, Vol. 26( No. 4), 502- 506, 1991年04月,  
23
A Study of Hierarchical Word Decoding Architecture for ULSI SRAM's , Institute of Electronics, Information and Communication Engineers, Transactions, Vol. E 73( No. 11), 1858- 1860, 1990年11月,  
24
An Analysis of Substrate Current in Memory Cell for ULSI SRAM , Institute of Electronics, Information and Communication Engineers, Transactions, Vol. E 73( No. 11), 1861- 1862, 1990年11月,  
25
A 20-ns 4-Mb CMOS SRAM with Hierarchical Word Decoding Architecture , IEEE, Journal of Solid-State Circuits, Vol. 25( No. 5), 1068- 1074, 1990年10月,  
26
ポリシリコン薄膜トランジスタ(TFT)を用いた4MSRAMメモリセル , 電子情報通信学会技術研究報告, SDM90-25ICD90-33,  7- 13, 1990年05月,  
27
A 256-K 13-Nanosecond CMOS SRAM(論文No.2の英文版) , Institute of Electrical Engineers of Japan, Electronics and Communications in Japan, Part 2, Vol. 73( No. 3), 43- 50, 1990年03月,  
28
Improvement of Soft-Error Rate in MOS SRAM's , IEEE, Journal of Solid-State Circuits, Vol. 24( No. 4), 869- 873, 1989年08月,  
29
256k 13ns CMOS SRAM , 電子情報通信学会論文誌 (C-II), Vol.J72-C-II,( No. 5), 384- 390, 1989年05月,  
30
13ns 256Kbit CMOS SRAM , 電子情報通信学会技術研究報告, ED88-49,  7- 12, 1988年07月,  
31
25-ns 256Kx1/64Kx4 CMOS SRAM's , IEEE, Journal of Solid-State Circuits, Vol. SC-21( No. 5), 686- 691, 1986年10月,  

 

口頭発表
No.講演・口頭発表タイトル, URL, 発表機関, 発表年月日, 誌名, 巻( 号), 開始ページ- 終了ページ, 出版年月(日) 
1
An improvement of symbol synchronization performance and circuit scale reduction of Fourier transform in IEEE 802.11ah physical layer, , Extended Abstract of the 49th ISCIE International Symposium on Stochastics Systems Theory and Its Applications, 2017年11月03日, , ,  46- 47,   
2
SIN/COS-ROMを用いた小規模DFT回路削減検討, , 平成29年度電気・情報関連学会中国支部連合大会, 2017年10月21日, , ,  セッション09-2- セッション09-2,   
3
A 2/4/8 antennas configurable diversity OFDM receiver for mobile HDTV Application, , IEEE Symposium on VLSI Circuits, Digest of Technical Papers, 2008年06月, , ,  108- 109,   
4
A Robust Two-Antenna Digital TV Receiver for Portable Handsets with Ultra-High Interference Cancellation, , IEEE International Conference on Consumer Electronics, Digest of Technical Papers, 2006年01月, , ,  467- 468,   
5
An Adaptive Array Direction Control LSI For Mobile Digital HDTV Receivers, , IEEE International Conference on Consumer Electronics, Digest of Technical Papers, 2005年01月, , ,  299- 300,   
6
A Dynamically Configurable Multiformat PSK Demodulator for Digital HDTV using Broadcasting-Satellite, , IEEE International Solid-State Circuits Conference, Digest of Technical Papers, 2000年02月, , ,  72- 73, 448,   
7
A Multi-Level QAM Demodulator LSI with Wideband Carrier Recovery and Dual Equalizing Mode, , IEEE Proceedings of the 22nd European Solid-State Circuits Conference, 1996年09月, , ,  236- 239,   
8
シングルビット線クロスポイントデコード(SCPA)方式, , 電子情報通信学会全国大会講演論文集, 1993年03月, , ,  5-251- 5-251,   
9
A Single Bitline Cross-Point Cell Activation (SCPA) Architecture for Ultra Low Power SRAMs, , IEEE International Solid-State Circuits Conference, Digest of Technical Papers, 1993年03月, , ,  252- 253, 298,   
10
SRAMにおける隣接ビット線間のカップリングノイズについての考察, , 電子情報通信学会全国大会講演論文集, 1991年09月, , ,  5-139- 5-139,   
11
A High-Performance SRAM Memory Cell with LDD-TFT Loads, , IEEE Symposium on VLSI Technology, Digest of Technical Papers, 1991年05月, , ,  23- 24,   
12
低消費電力4Mbit SRAMの設計, , 電子情報通信学会全国大会講演論文集, 1991年03月, , ,  5-236- 5-236,   
13
アクセスタイム測定可能な4Mbit SRAM用マルチビットテスト回路, , 電子情報通信学会全国大会講演論文集, 1991年03月, , ,  5-237- 5-237,   
14
A 21mW 4Mb CMOS SRAM for Battery Operation, , IEEE International Solid-State Circuits Conference, Digest of Technical Papers, 1991年02月, , ,  46- 47, 287,   
15
集積回路における動作振幅の最適化に関する一考察, , 電子情報通信学会全国大会講演論文集, 1990年09月, , ,  5-174- 5-174,   
16
大容量SRAMの多階層デコード方式に関する一検討, , 電子情報通信学会全国大会講演論文集, 1990年09月, , ,  5-239- 5-239,   
17
大容量SRAMにおけるメモリセルの基板電流解析- NMOSビット線負荷とPMOSビット線負荷の比較 -, , 電子情報通信学会全国大会講演論文集, 1990年09月, , ,  5-238- 5-238,   
18
A New Soft-Error Phenomenon in ULSI SRAM's - Inverted Dependence of Soft-Error Rate on Cycle Time -, , IEEE Symposium on VLSI Circuits, Digest of Technical Papers, 1990年06月, , ,  77- 78,   
19
A 4-Mbit CMOS SRAM with 8-ns Serial-Access Time, , IEEE Symposium on VLSI Circuits, Digest of Technical Papers, 1990年06月, , ,  51- 52,   
20
高抵抗負荷型SRAMセルにおけるソフトエラーの逆サイクルタイム依存性, , 電子情報通信学会全国大会講演論文集, 1990年03月, , ,  5-257- 5-257,   
21
A 20ns 4Mb CMOS SRAM with Hierarchical Word Decoding Architecture, , IEEE International Solid-State Circuits Conference, Digest of Technical Papers, 1990年02月, , ,  132- 133, 281,   
22
大容量RAM用リダンダンシー回路の検討, , 電子情報通信学会全国大会講演論文集, 1989年09月, , ,  5-130- 5-130,   
23
高エネルギー注入ボロン層埋込みバリアによるスタティックRAMのソフトエラー率改善, , 電子情報通信学会全国大会講演論文集, 1988年08月, , ,  C-2-118- C-2-118,   
24
Improvement of Soft Error Rate in MOS SRAMs, , IEEE Symposium on VLSI Circuits, Digest of Technical Papers, 1988年05月, , ,  57- 58,